PLL 기법을 이용한 단상 PWM 인버터의 정상상태 성능개선
暂无分享,去创建一个
본 논문에서는 무정전 전원장치와 같이 일정전압 일정주파수 (constant voltage and constant frequency;CVCF) 운전에 사용되는 단상 PWM 인버터의 정밀 전압제어 기법을 다루었으며 정상상태에서 전압오차를 최소화하기 위해 PHASE-LOCKED LOOP(pll) 기법을 이용한 새로운 전압제어 방법을 제안하였다. 제안된 제어기법에서는 출력 커패시터 전압과 전류를 이용하여 PLL 보상기를 구성하였으며 주제어기에 PLL 보상기를 추가하여 출력 전압의 정상상태 성능을 개선하였다. 제안된 방법의 타당성을 검증하기 위하여 시뮬레이션과 실험을 수행 하였으며, 그 결과 기존의 방법에 비해 정상상태 전압제어 성능과 Total Harmonic Distortion(THD)이 현저히 개선됨을 입즐할 수 있었다.