900MHz 수동 RFID 태그를 위한 저전력 고성능 CMOS 아날로그 회로 설계

본 논문에서는 UHF(860~960MHz) 대역 RFID 태그(tag) 칩을 위한 저전력 고성능 아날로그 회로를 설계하였다. 설계된 아날로그 front-end 블록은 국제표준인 ISO/IEC 18000-6C(EPCglobal class1 generation2) 표준규격을 따르며, 태그 내부에서 발생되는 1V의 전원전압으로 동작한다. 또한 전류모드 슈미트 트리거를 포함한 ASK 복조기는 기존 연구에서 보다 적은 복조오차를 갖는다. 설계된 회로는 rectifier, regulator, ASK demodulator, clock generator, power on reset, backscatter modulator 등으로 구성되며, 0.18um CMOS 공정 변수를 이용한 모의실험을 통해 설계된 회로의 동작을 검증하였다. 설계된 회로는 최소 0.3V peak 입력으로 동작 가능하며, 1V 전원전압에서 10.36uA의 전류소모를 갖는다.