Systolic Ring : une nouvelle approche pour les architectures reconfigurables dynamiquement

Motive par les exigences grandissantes en puissance de traitement auxquelles les architectures actuelles ne seront bientot plus a meme de faire face, cet article presente une nouvelle approche pour la realisation de circuits a caractere traitement du signal. Apres avoir enonce le probleme, nous soulignerons les limitations respectives des structures classiques telles que processeurs et FPGA, et presenterons une architecture hybride de ces deux familles affichant un niveau de performances sans precedent. Nous detaillerons les principes de reconfiguration dynamique sur lesquels notre architecture est basee, puis presenterons des resultats comparatifs sur un algorithme caracteristique des applications multimedia (DCT). Enfin nous exposerons les resultats obtenus par prototypage de la structure ainsi que les travaux en cours concernant les problematiques de compilation ciblant notre architecture.