A 22nm SoC platform technology featuring 3-D tri-gate and high-k/metal gate, optimized for ultra low power, high performance and high density SoC applications
暂无分享,去创建一个
G. Curello | W. Hafez | M. Kang | K. Komeyli | J. Park | K. Phoa | A. Rahman | H. Tashiro | C. Tsai | L. Yang | P. Bai | C.-H Jan | N. Nidhi | U. Bhattacharya | J.-Y Yeh | R. Brain | S.-J Choi | G. Gupta | M. Jang | T. Leo | L. Pan | C. Staus | P. Vandervoorn | P. Bai | R. Brain | P. Vandervoorn | U. Bhattacharya | C. Jan | J. Yeh | G. Curello | L. Pan | L. Yang | S. Choi | J. Park | C. Staus | W. Hafez | H. Tashiro | M. Kang | K. Komeyli | C. Tsai | K. Phoa | N. Nidhi | A. Rahman | M. Jang | T. Leo | G. Gupta