IP-Prozessor fü Gigabit-Router

Moderne Hochgeschwindigkeitsnetze mit Datenraten im Megabit bzw. Gigabit-Bereich stellen hohe Anforderungen an die sie verbindenden Zwischensysteme. Diese mussen in der Lage sein, die aggregierte Datenrate zu verarbeiten und zu vermitteln. Bei einem Router ist hier unter anderem die Verarbeitung des Vermittlungsprotokolls zeitkritisch. Dieser Beitrag stellt einen IP-Prozessor vor, der in einer verteilten Routerarchitektur zum Einsatz kommt. Der als VLSI-Baustein realisierte IP-Prozessor fahrt alle Funktionen des Internet Protokolls auf einem Netzwerkadapter aus. Erste Simulationen des IP-Prozessors fuhrten zu vielversprechenden Ergebnissen.

[1]  Lawrence Chisvin,et al.  Content-addressable and associative memory: alternatives to the ubiquitous RAM , 1989, Computer.

[2]  Martina Zitterbart,et al.  On the Design of a Multigigabit IP Router , 1994, J. High Speed Networks.

[3]  Milind M. Buddhikot,et al.  Simulation of an ATM-FDDI gateway , 1993, 1993 18th Conference on Local Computer Networks.

[4]  Cüneyt M. Özveren,et al.  GIGAswitch System: A High-performance Packet-switching Platform , 1994, Digit. Tech. J..

[5]  Steve Deering,et al.  Simple Internet Protocol Plus (SIPP) Specification (128-bit address version) , 1994 .

[6]  Gerald W. Neufeld,et al.  Protocols for High Speed Networks IV , 1995, IFIP Advances in Information and Communication Technology.

[7]  H. V. Jagadish,et al.  Towards a Gigabit IP Router , 1992, J. High Speed Networks.