Schnelle Simulation des TI-TMS320C54x DSP
暂无分享,去创建一个
In diesem Beitrag wird eine neue Technik zur Simulation von DSPArchitekturen mit Pipeline vorgestellt. Im Gegensatz zu existierenden Simulatoren, die auf der interpretierenden Technik aufbauen, basiert unser Simulator auf dem Prinzip der kompilierten Simulation. Im Vergleich zu existierenden interpretierenden Prozessorsimulatoren sind Geschwindigkeitsteigerungen um zwei Größenordnungen bei gleichbleibender Genauigkeit der Simulation möglich. Als Folge dieser Geschwindigkeitssteigerung werden wesentlich kürzere Entwicklungszyklen bei der Entwicklung und Verifikation von DSP-Code möglich. Dieser Beitrag beschreibt die Technik der kompilierten Simulation anhand des TMS320C54x Prozessors von Texas Instruments. Die untersuchten Beispiele zeigen eine Geschwindigkeitssteigerung von 33 bis 155 im Vergleich zum Simulator sim54x von
[1] Heinrich Meyr,et al. Compiled Simulation of Programmable DSP Architectures , 1997, J. VLSI Signal Process..
[2] Heinrich Meyr,et al. LISA-machine description language and generic machine model for HW/SW co-design , 1996, VLSI Signal Processing, IX.