Les architectures de circuits de traitement du signal à la demande : une approche de conception automatisable

L'apport des technologies VLSI permet le developpement des circuits dedies pour le traitement du signal. Nous proposons au chapitre I d'effectuer une classification des differentes tendances dans le but de clarifier les specificites de chaque type d'architecture et de comparer leurs performances relatives. Une reflexion sur la disparite des architectures des processeurs monolithiques de traitement du signal nous amene a definir des outils permettant la mesure objective de l'efficacite des processeurs vis a vis d'un algorithme donne. C'est pourquoi nous definissons au chapitre II une notion de rendement de l'utilisation temporelle de la surface de silicium : rendement UTS. Accompagne de son support graphique, ce rendement est utilise pour une mesure comparative de l'efficacite des processeurs, sur une jauge de calculs representative des algorithmes lineaires de traitement du signal. Ce rendement permet aussi la mise en evidence des regions critiques de l'architecture d'un processeur, sources d'une diminution de son efficacite. L'analyse des performances mesurees sur les differents processeurs, nous amene a proposer une architecture optimisee pour les calculs de cette jauge. Cette conception descendante et l'apport objectif de la mesure du rendement UTS ont permis d'optimiser l'architecture de deux modules : une unite de traitement qui rentabilise le travail de ses operateurs au maximum; un generateur d'adresse de donnees, dont le travail est optimise pour fournir le flot de donnees necessaire a l'accomplissement des calculs sans ralentir l'unite de traitement (transparence d'adressage). Au chapitre IV, nous avons concretise les performances envisagees, par le realisation d’une machine dediee a la transformee de Fourier rapide bidimensionnelle sur 512 points complexes codes sur 16 bits. Enfin nous proposons comme perspectives de ce travail de these, l'integration progressive dans un systeme expert pour compilateur de silicium de circuits de traitement du signal.